基于片上可编程系统的数控系统精插补器及其控制方法
- 申请号:CN200810229319.6
- 专利类型:发明专利
- 申请(专利权)人:中国科学院沈阳计算技术研究所有限公司;沈阳高精数控技术有限公司
- 公开(公开)号:CN101751009A
- 公开(公开)日:2010.06.23
- 法律状态:授权
- 出售价格: 面议 立即咨询
专利详情
| 专利名称 | 基于片上可编程系统的数控系统精插补器及其控制方法 | ||
| 申请号 | CN200810229319.6 | 专利类型 | 发明专利 |
| 公开(公告)号 | CN101751009A | 公开(授权)日 | 2010.06.23 |
| 申请(专利权)人 | 中国科学院沈阳计算技术研究所有限公司;沈阳高精数控技术有限公司 | 发明(设计)人 | 陶耀东;卢小张;刘伟;何方 |
| 主分类号 | G05B19/41(2006.01)I | IPC主分类号 | G05B19/41(2006.01)I |
| 专利有效期 | 基于片上可编程系统的数控系统精插补器及其控制方法 至基于片上可编程系统的数控系统精插补器及其控制方法 | 法律状态 | 授权 |
| 说明书摘要 | 本发明涉及一种基于片上可编程系统的数控系统精插补器及其控制方法,精插补器基于FPGA结构,处理器与精插补模块、三态桥、双口RAM、DMA模块、定时器模块以及片内ROM相连;精插补模块,接收处理器的控制信号和在处理器控制下由双口RAM传送的粗插补命令,输出精插补脉冲信号;三态桥将处理器与FPGA外部的FLASH及SRAM相连;双口RAM通过PCI接口模块与上位机微处理器相连;定时器模块,向精插补模块输出其生成脉冲信号所需的基础频率;DMA模块将FLASH中存储的精插补控制程序拷贝到处理器内存中;内部交换总线模块,为各模块提供内部连接总线。本发明采用基于FPGA的片上系统的设计,提高了精插补器的保密性和集成性,提高了精插补器处理的稳定性和速度,降低了上位机的数据处理量。 | ||
交易流程
-
01
选取所需
专利 -
02
确认专利
可交易 - 03 签订合同
- 04 上报材料
-
05
确认变更
成功 - 06 支付尾款
- 07 交付证书
过户资料
平台保障
1、源头对接,价格透明
2、平台验证,实名审核
3、合同监控,代办手续
4、专员跟进,交易保障
- 用户留言
暂时还没有用户留言